1

产品描述

Y590s 集成了超大容量的高性能 Zynq SoC FPGA,可满足高性能 MIMO 通信系统苛刻的计算需求,提供了部署大规模的可靠的分布式无线系统的可能。提供4发4收的通道在一个 1/2 宽 19 英寸机箱内。射频前端采用两个 ADRV9009 收发器,每个通道提供高达 200 MHz 的瞬时带宽,通过扩展选件,覆盖了从直流 DC 到 6 GHz 的全频率范围,满足sub6G的5G频段需求。 开源的 GNU Radio 硬件驱动 API 和 Xilinx FPGA HLS 的开发框架,减少了软件开发的工作量和各种工业标准的工具的使用。用户可以快速的进行原型机验证和可靠地部署各种 SDR 应用,如 5G 原型、相控阵雷达、频谱监测等。Y590s 基带处理器采用Xilinx公司的 ZYNQ 7100 SOC,他提供了丰富的可编程的 FPGA 用于实时性要求高的和低延迟处理以及双核心的 ARM CPU 单机操作。用户可以部署应用程序在预装的 Linux 嵌入式操作系统上,或者采用高速接口如千兆以太网主机,10 千兆以太网。Y590s 拥有灵活的参考时钟设计架构,支持外接 PPS,Clock Reference 的时间参考,外部 GPS 同步接口,有助于高通道数的 MIMO 系统的实现。

新设计推荐Y590 Neo

系统框图

典型应用

相控阵雷达

频谱监视

信道仿真

产品功能

  • 基于 ADI 宽带射频收发器 ADRV9009, 可以实现 MIMO2x2 的最高 200MHz 实时带宽

    符合 5G 标准的收发器

  • 每台设备可以提供 4 个发射通道和 4 个接收通道

    更多的射频通道数

    1

  • 搭载Xilinx ZYNQ 7000 SoC 系列芯片,同时具备高性能FPGA和ARM处理器,兼顾了大数据带宽和灵活用户接口。

    高性能嵌入式基带

    1GB+1GB 64位

    PL+PS DDR3

    444K LCs

    FPGA逻辑资源

    2020 DSPs

    信号处理单元

    双核 1GHz

    Cortex-A9 ARM

  • 提供4个10G SFP+光口或1个40G的光口,可支持4路200MHz带宽原始数据同时收发。另外,也可以选择千兆以太网口和PCIe2.0接口与主机实现直连。

    高速的数据交互接口

  • 校准后各通道的相位误差在 0.05 弧度(3度)以内,同时满足通信和雷达的应用需求。

    精确的相位同步

1

5G MIMO

可选配FX系列加速卡

FX系列基带算法加速卡主要功能是进行实时信号处理,通过高速光纤接口(10 / 40 / 100G)与射频前端或者无线电平台通信,同时通过PCle高速接口与CPU进行数据交互。

应用场景

时钟同步

FPGA

PCle

内存

光口

FX100

FX150

FX200

系统标配

Xilinx 7K325T

PCIe2.0x8

2x DDR3 2GB 1600MHz

64-bit SDRAM

1 x QSFP+ 40G

4 x SFP+ 10G

通用算法加速(选配1)

高精度时钟同步

Xilinx KU040

PCIe3.0x8

2x DDR4 4GB 2400MHz

64-bit SDRAM

2x DDR4 4GB 2600MHz

64-bit SDRAM

2x QSFP+ 40G

5G物理层加速(选配2)

高精度时钟同步

Xilinx KU11P

PCIe3.0x16

2x QSFP+ 100G兼容40G

部分实际应用案例

作为通用多通道同步射频系统,YunSDR 5系列可应用于很多场景,如5G/6G MIMO通信、无线电相位测量、天线指标测试、导航和定位以及测试测量等领域。

.

1